• 追加された行はこの色です。
  • 削除された行はこの色です。
#author("2019-04-14T07:29:14+00:00","","")
短縮URL https://goo.gl/eFYoj2
#freeze
#author("2023-05-16T11:54:22+00:00","kitagawa","kitagawa")
短縮URL http://urx3.nu/W8LZ

** &size(16){科目概要}; [#g430bf8d]
** &size(16){Outline}; [#g430bf8d]
----
集積回路工学第1では、基本的なCMOSディジタル回路のトランジスタレベルからの設計技術とシステムの性能見積り方法、CADツールを用いたフルカスタム設計(手動設計)方法などを学びます。また、集積回路工学第2(マイクロプロセッサの演算器やメモリなどのサブシステムレベル設計)を受講する際に必要な基礎知識となります。
集積回路工学第A,Bでは、基本的なCMOSディジタル回路のトランジスタレベルからの設計技術とシステムの性能見積り方法、CADツールを用いたフルカスタム設計(手動設計)方法などを学びます。また、集積回路工学第C, D(マイクロプロセッサの演算器やメモリなどのサブシステムレベル設計)を受講する際に必要な基礎知識となります。

** &size(16){お知らせ}; [#pbaa9864]
----
In this course, the various logic functions and dc transfer characteristics of the CMOS logic circuits are theoretically analyzed. Then, the design methods of high-performance CMOS large scale integration (LSI) will be discussed. In addition, the course focuses on principles of scaling rules and effects of metal-oxide-semiconductor field effect transistors (MOSFET) and interconnects in LSIs.

- &ref(ar8.gif,nolink);[[シラバス (日本語):https://eduweb.sta.kanazawa-u.ac.jp/portal/Public/Syllabus/DetailMain.aspx?staff=1&lct_idx=A000000000007651&lct_year=2018&fac_cd=52&je_cd=1]]


- &ref(ar8.gif,nolink);[[Syllabus (English):https://eduweb.sta.kanazawa-u.ac.jp/portal/Public/Syllabus/DetailMain.aspx?staff=1&lct_idx=A000000000007651&lct_year=2018&fac_cd=52&je_cd=2]]

- &color(#FFA500){[参考]}; 100p(s)のように単位を書く人が多いようですが、SI単位の接頭辞も括弧内にいれて100 (ps)のように書くか、括弧を使わずに、100ps と書くのが正式です(括弧を付けないのが国際標準)。

** &size(16){おすすめ動画}; [#wdcc4ad5]
** &size(16){Information}; [#pbaa9864]
----
- [[LSI設計常識講座:https://youtu.be/_tePTb-PIYI]] (東京大学 名倉先生)
- &ref(ar8.gif,nolink);[[Syllabus (Integrated Circuit A, Japanese):https://eduweb.sta.kanazawa-u.ac.jp//portal/Public/Syllabus/SyllabusSearchStart.aspx?lct_year=2022&fac_cd=52&lct_no=43027&je_cd=1]]
- &ref(ar8.gif,nolink);[[Syllabus (Integrated Circuit B, japanese):https://eduweb.sta.kanazawa-u.ac.jp//portal/Public/Syllabus/SyllabusSearchStart.aspx?lct_year=2022&fac_cd=52&lct_no=43028&je_cd=1]]

** &size(16){質問と回答}; [#j7176272]
----
- 質問は、できるだけ講義時間中にお願いします。
- [オフィスアワー] 講義日の16:30-18:00, 2B713号室
- [レポート提出と質問用電子メール] ic1@jaco.ec.t.kanazawa-u.ac.jp
- [SNSでの質問] https://www.facebook.com/akio.kitagawa.77
- &ref(ar8.gif,nolink);[[Syllabus (Integrated Circuit A, English):https://eduweb.sta.kanazawa-u.ac.jp//portal/Public/Syllabus/SyllabusSearchStart.aspx?lct_year=2022&fac_cd=52&lct_no=43027&je_cd=2]]
- &ref(ar8.gif,nolink);[[Syllabus (Integrated Circuit B, English):https://eduweb.sta.kanazawa-u.ac.jp//portal/Public/Syllabus/SyllabusSearchStart.aspx?lct_year=2022&fac_cd=52&lct_no=43028&je_cd=2]]

** &size(16){講義資料のエラー情報}; [#yaf72eae]
** &size(16){Recommended video}; [#wdcc4ad5]
----
資料のバグを発見した人は報告して下さい。期末テストに5点を加点します。
- [[LSI設計常識講座:https://youtu.be/_tePTb-PIYI]] (Prof. T. Nakura, Fukuoka University)

** &size(16){課題レポートの提出先}; [#i7499900]
** &size(16){Question and Answer}; [#j7176272]
----
- レポートは、アカンサスポータルへ、PDFで提出してください。
- Any question is welcome in the class.
- [Office hours] 16:30 - 18:00 on the day, at room 2B713

** &size(16){演習問題で使用するLTspiceの参考資料}; [#d0464063]
** &size(16){Reference materials of LTspice}; [#d0464063]
----
- [[デバイスモデルファイルのダウンロードはこちらから:http://jaco.ec.t.kanazawa-u.ac.jp/edu/micro1/cgi/]]
- 教科書対応MOSFETシンボル&ref(ar8.gif,nolink);&ref(mosfet_symbols.zip);
- [[MOSFET device model:http://jaco.ec.t.kanazawa-u.ac.jp/edu/micro1/cgi/]]
- MOSFET symbol&ref(ar8.gif,nolink);&ref(mosfet_symbols.zip);
- LTspiceの設定に関する資料&ref(ar8.gif,nolink);[[公開作業日誌:http://jaco.ec.t.kanazawa-u.ac.jp/edu/index.php?%E5%85%AC%E9%96%8B%E4%BD%9C%E6%A5%AD%E6%97%A5%E8%AA%8C]]
- [[LTspiceの初心者向け解説本:https://www.kohgakusha.co.jp/books/detail/978-4-7775-1936-1]]
- LTspiceの操作に関する資料&ref(ar8.gif,nolink);[[LTspice雑記帳:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/ec2/ltspice/]]

** &size(16){講義資料}; [#x70cad9b]
** &size(16){Course materials}; [#x70cad9b]
----
講義時までにダウンロードして持参して下さい。ただし、著作権保護のため、一部の写真等は表示されません。
- &ref(ar8.gif,nolink);[[0.1 Course information:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/0.1.pdf]]
- &ref(ar8.gif,nolink);[[1.1 Technology trends:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/1.1.pdf]]
- &ref(ar8.gif,nolink);[[2.1 Structure and Functions of MOSFET:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/2.1.pdf]]
- &ref(ar8.gif,nolink);[[2.2 CMOS static logic gates:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/2.2.pdf]]
- &ref(ar8.gif,nolink);[[2.3 Transmission gate and tristate:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/2.3.pdf]]
- &ref(ar8.gif,nolink);[[2.4 Latch and flip-flop:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/2.4.pdf]]
- &ref(ar8.gif,nolink);[[3.1 Design of logic functions:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/3.1.pdf]]
- &ref(ar8.gif,nolink);[[3.2 Combinational logic:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/3.2.pdf]]
- &ref(ar8.gif,nolink);[[3.3 Synchronization:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/3.3.pdf]]
- &ref(ar8.gif,nolink);[[3.4 Sequential logic:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/3.4.pdf]]
- &ref(ar8.gif,nolink);[[4.1 I-V characteristics of MOSFET:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/4.1.pdf]]
- &ref(ar8.gif,nolink);[[4.2 C-V characteristics of MOSFET:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/4.2.pdf]]
- &ref(ar8.gif,nolink);[[4.3 Device model:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/4.3.pdf]]
- &ref(ar8.gif,nolink);[[4.4 DC transfer characteristic:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/4.4.pdf]]
- &ref(ar8.gif,nolink);[[5.1 CMOS process:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/5.1.pdf]]
- &ref(ar8.gif,nolink);[[5.2 Layout design:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/5.2.pdf]]
- &ref(ar8.gif,nolink);[[6.1 Operating speed:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/6.1.pdf]]
- &ref(ar8.gif,nolink);[[6.2 Power consumption:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/6.2.pdf]]
- &ref(ar8.gif,nolink);[[6.3 Scaling rule:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/6.3.pdf]]
- &ref(ar8.gif,nolink);[[7.1 Design flow:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/7.1.pdf]]
- &ref(ar8.gif,nolink);[[7.2 Implementation of design:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/7.2.pdf]]
- &ref(ar8.gif,nolink);[[8.1-1 Design exercises (Full custom):http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/lab3/]]
- &ref(ar8.gif,nolink);[[8.1-2 Design exercises (Gate array):http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/lab2/]]

- 講義案内
-- &ref(ar8.gif,nolink);[[0.1 講義案内:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/0.1.pdf]]

- 第1章 序論
-- &ref(ar8.gif,nolink);[[1.1 LSIと現代社会:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/1.1.pdf]]

- 第2章 CMOSロジック
-- &ref(ar8.gif,nolink);[[2.1  MOSFETの構造と機能:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
-- &ref(ar8.gif,nolink);[[2.2  CMOS基本ゲート:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
-- &ref(ar8.gif,nolink);[[2.3  伝送ゲートとトライステート:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
-- &ref(ar8.gif,nolink);[[2.4  フリップフロップ:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]

- 第3章 ディジタル回路の要素機能
-- &ref(ar8.gif,nolink);[[3.1 論理機能の表現法:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
-- &ref(ar8.gif,nolink);[[3.2 組み合わせ回路:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
-- &ref(ar8.gif,nolink);[[3.3 タイミング制御:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
-- &ref(ar8.gif,nolink);[[3.4 順序回路:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]

- 第4章 MOSFETの特性
-- &ref(ar8.gif,nolink);[[4.1 I-V特性:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
--- &ref(ar8.gif,nolink);[[付録1 MOSFET I-V特性モデルの導出:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
--- &ref(ar8.gif,nolink);[[付録2 電磁気学の復習:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
-- &ref(ar8.gif,nolink);[[4.2 C-V特性:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
-- &ref(ar8.gif,nolink);[[4.3 シミュレーションモデル:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
-- &ref(ar8.gif,nolink);[[4.4 論理ゲートの直流伝達特性:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]

- 第5章 CMOSプロセスとレイアウト
-- &ref(ar8.gif,nolink);[[5.1 CMOSプロセス:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
-- &ref(ar8.gif,nolink);[[5.2 レイアウト設計:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
--- &ref(ar8.gif,nolink);[[付録 CMOSゲートレイアウト例:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]

- 第6章 LSIの性能
-- &ref(ar8.gif,nolink);[[6.1 動作速度:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
--- &ref(ar8.gif,nolink);[[付録3 CMOSインバータの波形解析:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
--- &ref(ar8.gif,nolink);[[付録4 カスケードドライバの最適化:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
--- &ref(ar8.gif,nolink);[[演習6.1解答例:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
-- &ref(ar8.gif,nolink);[[6.2 消費電力:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
-- &ref(ar8.gif,nolink);[[6.3 スケーリング則:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
--- &ref(ar8.gif,nolink);[[練習問題6.3解答例:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]

- 第7章 設計方式
-- &ref(ar8.gif,nolink);[[7.1 実装方式と設計フロー:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]
-- &ref(ar8.gif,nolink);[[7.2 実装方式と回路構成:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/]]

- 第8章 設計実習
-- &ref(ar8.gif,nolink);[[8.1 実習解説書:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/lab2/]]

トップ   新規 一覧 単語検索 最終更新   ヘルプ   最終更新のRSS