短縮URL https://goo.gl/eFYoj2 ** &size(16){科目概要}; [#g430bf8d] ---- 集積回路工学第1では、基本的なCMOSディジタル回路のトランジスタレベルからの設計技術とシステムの性能見積り方法、CADツールを用いたフルカスタム設計(手動設計)方法などを学びます。また、集積回路工学第2(マイクロプロセッサの演算器やメモリなどのサブシステムレベル設計)を受講する際に必要な基礎知識となります。 ** &size(16){お知らせ}; [#pbaa9864] ---- - &ref(ar8.gif,nolink);[[シラバス:http://sab.adm.kanazawa-u.ac.jp/search/detail/detail_print.asp?key_number=155282466&kensaku_type1=gakuiki]] - &color(#FFA500){[参考]}; 100p(s)のように単位を書く人が多いようですが、SI単位の接頭辞も括弧内にいれて100 (ps)のように書くか、括弧を使わずに、100ps と書くのが正式です(括弧を付けないのが国際標準)。 ** &size(16){おすすめビデオ}; [#wdcc4ad5] ---- - [[LSI設計常識講座:https://youtu.be/_tePTb-PIYI]] (東京大学 名倉先生) ** &size(16){質問と回答}; [#j7176272] ---- - 質問は、できるだけ講義時間中にお願いします。 - [オフィスアワー] 講義日の16:30-18:00, 2B713号室 - [レポート提出と質問用電子メール] ic1@jaco.ec.t.kanazawa-u.ac.jp - [SNSでの質問] https://www.facebook.com/akio.kitagawa.77 ** &size(16){講義資料のエラー情報}; [#yaf72eae] ---- 資料のバグを発見した人は報告して下さい。期末テストに5点を加点します。 ** &size(16){課題レポートの提出先}; [#i7499900] ---- - レポートは、アカンサスポータルへ、PDFで提出してください。 ** &size(16){演習問題で使用するLTspiceの参考資料}; [#d0464063] ---- - [[デバイスモデルファイルのダウンロードはこちらから:http://jaco.ec.t.kanazawa-u.ac.jp/edu/micro1/cgi/]] - 教科書対応MOSFETシンボル&ref(ar8.gif,nolink);&ref(mosfet_symbols.zip); - LTspiceの設定に関する資料&ref(ar8.gif,nolink);[[公開作業日誌:http://jaco.ec.t.kanazawa-u.ac.jp/edu/index.php?%E5%85%AC%E9%96%8B%E4%BD%9C%E6%A5%AD%E6%97%A5%E8%AA%8C]] - [[LTspiceの初心者向け解説本:https://www.kohgakusha.co.jp/books/detail/978-4-7775-1936-1]] - LTspiceの操作に関する資料&ref(ar8.gif,nolink);[[LTspice雑記帳:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/ec2/ltspice/]] ** &size(16){講義資料}; [#x70cad9b] ---- 講義時までにダウンロードして持参して下さい。ただし、著作権保護のため、一部の写真等は表示されません。 - 講義案内 -- &ref(ar8.gif,nolink);[[0.1 講義案内:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/0.1.pdf]] - 第1章 序論 -- &ref(ar8.gif,nolink);[[1.1 集積回路小史:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/1.1.pdf]] -- &ref(ar8.gif,nolink);[[1.1 LSIと現代社会:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/1.2.pdf]] - 第2章 CMOSロジック -- &ref(ar8.gif,nolink);[[2.1 MOSFETの構造と機能:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/2.1.pdf]] -- &ref(ar8.gif,nolink);[[2.2 CMOS基本ゲート:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/2.2.pdf]] -- &ref(ar8.gif,nolink);[[2.3 伝送ゲートとトライステート:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/2.3.pdf]] -- &ref(ar8.gif,nolink);[[2.4 フリップフロップ:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/2.4.pdf]] - 第3章 ディジタル回路の要素機能 -- &ref(ar8.gif,nolink);[[3.1 論理機能の表現法:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/3.1.pdf]] -- &ref(ar8.gif,nolink);[[3.2 組み合わせ回路:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/3.2.pdf]] -- &ref(ar8.gif,nolink);[[3.3 同期:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/3.3.pdf]] -- &ref(ar8.gif,nolink);[[3.4 順序回路:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/3.4.pdf]] - 第4章 MOSFETの理論 -- &ref(ar8.gif,nolink);[[4.1 I-V特性:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/4.1.pdf]] -- &ref(ar8.gif,nolink);[[4.2 C-V特性:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/4.2.pdf]] -- &ref(ar8.gif,nolink);[[4.3 シミュレーションモデル:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/4.3.pdf]] -- &ref(ar8.gif,nolink);[[4.4 インバータの直流伝達特性:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/4.4.pdf]] -- &ref(ar8.gif,nolink);[[4.5 伝送ゲートの直流伝達特性:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/4.5.pdf]] - 第5章 CMOSプロセスとレイアウト -- &ref(ar8.gif,nolink);[[5.1 インバータの構造:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/5.1.pdf]] -- &ref(ar8.gif,nolink);[[5.2 CMOSプロセス:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/5.2.pdf]] -- &ref(ar8.gif,nolink);[[5.3 レイアウト設計:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/5.3.pdf]] --- &ref(ar8.gif,nolink);[[付録 CMOSゲートレイアウト例:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/layout.pdf]] -- &ref(ar8.gif,nolink);[[5.4 設計規則:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/5.4.pdf]] - 第6章 設計方式 -- &ref(ar8.gif,nolink);[[6.1 トップダウン設計とボトムアップ設計:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/6.1.pdf]] -- &ref(ar8.gif,nolink);[[6.2 フルカスタム:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/6.2.pdf]] -- &ref(ar8.gif,nolink);[[6.3 スタンダードセル:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/6.3.pdf]] -- &ref(ar8.gif,nolink);[[6.4 マスタースライス:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/6.4.pdf]] -- &ref(ar8.gif,nolink);[[6.5 FPGAとCPLD:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/6.5.pdf]] -- &ref(ar8.gif,nolink);[[6.6 ハードウエア記述言語:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/6.6.pdf]] - 第7章 LSIの性能 -- &ref(ar8.gif,nolink);[[7.1 遅延:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/7.1.pdf]] -- &ref(ar8.gif,nolink);[[7.2 消費電力:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/7.2.pdf]] -- &ref(ar8.gif,nolink);[[7.3 スケーリング則:http://jaco.ec.t.kanazawa-u.ac.jp/kitagawa/edu/micro1/pdf/7.3.pdf]]