• 追加された行はこの色です。
  • 削除された行はこの色です。
#author("2019-04-15T08:08:07+00:00","","")
Short URL https://goo.gl/jKKd4q
#freeze
#author("2024-04-15T13:48:24+00:00","kitagawa","kitagawa")
短縮URL http://urx3.nu/Z4qy

** &size(16){Outline}; [#d501858f]
----
アナログ回路とディジタル回路の統一的な取り扱いおよびトランジスタレベルのCMOSアナログ回路の具体的設計法を学びます。例えば、無線ネットワークLSI、センサLSIなどの設計やアーキテクチャを理解するために必要な基礎知識となります。本科目は、実際に回路開発を行う必要のある学生が、シミュレータをツールとしてLSIの回路設計を行えるようになることを目標としますが、本科目の内容を理解することにより、PSoCなどのプログラマブルデバイスや市販LSIを用いた設計においても、LSIのデータシートから性能や制約を理解し、性能を引き出すことができるようになります。ただし、実際の回路設計技術を理解する必要がなく、幅広く概念や技術動向のみを知りたい人には、本科目よりもテクノロジトレンド工学の受講をお薦めします。
アナログ回路とディジタル回路の統一的な取り扱いおよびトランジスタレベルのCMOSアナログ回路の具体的設計法を学びます。例えば、無線ネットワークLSI、センサLSIなどの設計やアーキテクチャを理解するために必要な基礎知識です。本科目は、実際に回路開発を行う必要のある学生が、シミュレータをツールとしてLSIの回路設計を行えるようになることを目標としますが、本科目の内容を理解することにより、PSoCなどのプログラマブルデバイスや市販LSIを用いた設計においても、LSIのデータシートから性能や制約を把握し、最大の性能を引き出すことができるようになります。ただし、実際の回路設計技術を理解する必要がなく、幅広く技術動向のみを知りたい人には、本科目よりもテクノロジトレンド工学の受講をお薦めします。

In this course, the students will develop an integrated view on circuit design, layout design, modeling with hardware description language (HDL), and simulation of CMOS analog and mixed signal circuits. The circuit parameters are associated with the device parameters of metal-oxide-semiconductor field effect transistors (MOSFET), and have to be optimized based on the specification of the entire circuit system. The practical design examples are provided in the lab exercises and the students will learn to robust design with the analog circuit simulation in consideration of the process variation. Furthermore, this course provides the top-down design methodology of analog-to-digital converters (ADC) and digital-to-analog converters (DAC) in digital-audio and wireless communication systems.

** &size(16){Information}; [#s9bea0f7]
----
- The venue is changed to room 2B716 in the 2nd building.
- &ref(ar8.gif,nolink);[[Syllabus (Japanese):https://eduweb.sta.kanazawa-u.ac.jp/portal/Public/Syllabus/DetailMain.aspx?staff=1&lct_idx=A000000000002820&lct_year=2018&fac_cd=15&je_cd=1]]
- &ref(ar8.gif,nolink);[[Syllabus (English):https://eduweb.sta.kanazawa-u.ac.jp/portal/Public/Syllabus/DetailMain.aspx?staff=1&lct_idx=A000000000002820&lct_year=2018&fac_cd=15&je_cd=2]]
- &ref(ar8.gif,nolink);[[Syllabus (Design of Mixed-Signal LSI A, Japanese):https://eduweb.sta.kanazawa-u.ac.jp//portal/Public/Syllabus/SyllabusSearchStart.aspx?lct_year=2022&fac_cd=15&lct_no=04221&je_cd=1]]
- &ref(ar8.gif,nolink);[[Syllabus (Design of Mixed-Signal LSI B, Japanese):https://eduweb.sta.kanazawa-u.ac.jp//portal/Public/Syllabus/SyllabusSearchStart.aspx?lct_year=2022&fac_cd=15&lct_no=04222&je_cd=1]]
- &ref(ar8.gif,nolink);[[Syllabus (Design of Mixed-Signal LSI A, English):https://eduweb.sta.kanazawa-u.ac.jp//portal/Public/Syllabus/SyllabusSearchStart.aspx?lct_year=2022&fac_cd=15&lct_no=04221&je_cd=2]]
- &ref(ar8.gif,nolink);[[Syllabus (Design of Mixed-Signal LSI B, English):https://eduweb.sta.kanazawa-u.ac.jp//portal/Public/Syllabus/SyllabusSearchStart.aspx?lct_year=2022&fac_cd=15&lct_no=04222&je_cd=2]]
- &ref(ar8.gif,nolink);MOSFET symbol for LTspice &ref(mosfet_symbols.zip);

** &size(16){Question and Answer}; [#t09f6f2d]
----
- Any question is welcome in the class.
- [Office hours] 16:30 - 18:00 on the day, at room 2B713
- [Email address for reports and questions] mix@jaco.ec.t.kanazawa-u.ac.jp
- [SNS address for questions] https://www.facebook.com/akio.kitagawa.77

** &size(16){Reference book}; [#x097c4b1]
----
- R. Jacob Baker, CMOS: Circuit Design, Layout, and Simulation, 3rd Edition, ISBN 978-0-470-88132-3, Wiley-IEEE Press (2010)
- R. Jacob Baker, CMOS: Mixed-Signal Circuit Design, 2nd Edition, ISBN 978-0-470-29026-2, Wiley-IEEE Press (2009) 
- R. Jacob Baker, CMOS: Circuit Design, Layout, and Simulation, 4th Edition, ISBN 978-1119481515, Wiley-IEEE Press (2019)
- R. Jacob Baker, CMOS: Mixed-Signal Circuit Design, 2nd Edition, ISBN 978-0470290262, Wiley-IEEE Press (2008) 
- 松澤昭, はじめてのアナログ電子回路実用回路編, ISBN 978-4-
06-156545-6, 講談社 (2016)

** &size(16){Course materials}; [#g65c05cc]
----
- &ref(ar8.gif,nolink);[[Chapter 0 - Introduction:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/0.pdf]]

- &ref(ar8.gif,nolink);[[Chapter 1 - Tools and simulation model:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/1.pdf]]
-- &ref(ar8.gif,nolink);[[Lab.01 - Installation of LTspice:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab01.pdf]]
--- &ref(ar8.gif,nolink);[[Lab.01 - Example solution:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab01_sol.pdf.a]]
--- &ref(ar8.gif,nolink);[[Lab.01 - Example solution:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab01_sol.pdf]]

- &ref(ar8.gif,nolink);[[Chapter 2 - Transfer function:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/2.pdf]]
-- &ref(ar8.gif,nolink);[[Lab.02-1 - Transfer function and two-port network parameters:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab02-1.pdf]]
--- &ref(ar8.gif,nolink);[[Lab.02-1 - Example solution:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab02-1_sol.pdf]]
-- &ref(ar8.gif,nolink);[[Lab.02-2 - Zero and pole of the transfer function:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab02-2.pdf]]
--- &ref(ar8.gif,nolink);[[Lab.02-2 - Example solution:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab02-2_sol.pdf]]
-- &ref(ar8.gif,nolink);[[Lab.02-3 - Transient response by changing the waveform:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab02-3.pdf]]
--- &ref(ar8.gif,nolink);[[Lab.02-3 - Example solution:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab02-3_sol.pdf]]

- &ref(ar8.gif,nolink);[[Chapter 3 - Circuit implementation of the transfer function:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/3.pdf]]
-- &ref(ar8.gif,nolink);[[Lab.03 - Characterization of the analog integrators:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab03.pdf]]
--- &ref(ar8.gif,nolink);[[Lab.03 - Example solution:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab03_sol.pdf.a]]
--- &ref(ar8.gif,nolink);[[Lab.03 - Example solution:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab03_sol.pdf]]

- &ref(ar8.gif,nolink);[[Chapter 4 - Data converters (DAC and ADC):http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/4.pdf]]
- &ref(ar8.gif,nolink);[[Chapter 4 - Data converters (Oversampling converters):http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/4.pdf]]
-- &ref(ar8.gif,nolink);[[Lab.04 - Delta-Sigma Modulators:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab04.pdf]]
--- &ref(ar8.gif,nolink);[[Lab.04 - Example solution:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab04_sol.pdf]]

- &ref(ar8.gif,nolink);[[Chapter 5 - Layout design:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/5.pdf]]
- &ref(ar8.gif,nolink);[[Chapter 5 - Data converters (Nyquist-rate converters):http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/5.pdf]]

- &ref(ar8.gif,nolink);[[Chapter 6 - Modeling of MOSFET for analog design:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/6.pdf]]
-- &ref(ar8.gif,nolink);[[Lab.06 - Summary of MOSFET characteristics:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab06.pdf]]
--- &ref(ar8.gif,nolink);[[Lab.06 - Example solution:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab06_sol.pdf]]
- &ref(ar8.gif,nolink);[[Chapter 6 - Layout design:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/6.pdf]]

- &ref(ar8.gif,nolink);[[Chapter 7 - Bias circuits:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/7.pdf]]
-- &ref(ar8.gif,nolink);[[Lab.07 - Characterization of the current mirrors:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab07.pdf]]
- &ref(ar8.gif,nolink);[[Chapter 7 - Modeling of MOSFET for analog design:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/7.pdf]]
-- &ref(ar8.gif,nolink);[[Lab.07 - Summary of MOSFET characteristics:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab07.pdf]]
--- &ref(ar8.gif,nolink);[[Lab.07 - Example solution:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab07_sol.pdf]]

- &ref(ar8.gif,nolink);[[Chapter 8 - Voltage references:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/8.pdf]]
-- &ref(ar8.gif,nolink);[[Lab.08 - Characterization of the voltage references:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab08.pdf]]
- &ref(ar8.gif,nolink);[[Summary 1 - Chpater 8-11:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/Summary-1.pdf]]
- &ref(ar8.gif,nolink);[[Summary 2 - Chapter 12-13:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/Summary-2.pdf]]
-- &ref(ar8.gif,nolink);[[Summary 2 - Chapter 12-13 (on-demand course):http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/Summary-2m.mp4]]

- &ref(ar8.gif,nolink);[[Chapter 8 - Bias circuits:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/8.pdf]]
-- &ref(ar8.gif,nolink);[[Lab.08 - Characterization of the current mirrors:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab08.pdf]]
--- &ref(ar8.gif,nolink);[[Lab.08 - Example solution:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab08_sol.pdf]]

- &ref(ar8.gif,nolink);[[Chapter 9 - Basic amplifiers:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/9.pdf]]
- &ref(ar8.gif,nolink);[[Chapter 9 - Voltage references:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/9.pdf]]
-- &ref(ar8.gif,nolink);[[Lab.09 - Characterization of the voltage references:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab09.pdf]]
--- &ref(ar8.gif,nolink);[[Lab.09 - Example solution:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab09_sol.pdf]]

- &ref(ar8.gif,nolink);[[Chapter 10 - Output buffers:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/10.pdf]]
-- &ref(ar8.gif,nolink);[[Lab.10 - Characterization of the output buffer:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab10.pdf]]
--- &ref(ar8.gif,nolink);[[Lab.10 - Example solution:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab10_sol.pdf]]
- &ref(ar8.gif,nolink);[[Chapter 10 - Basic amplifiers:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/10.pdf]]

- &ref(ar8.gif,nolink);[[Chapter 11 - Phase compensation:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/11.pdf]]
-- &ref(ar8.gif,nolink);[[Lab.11 - Characterization of the differential amplifier:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab11.pdf]]
--- &ref(ar8.gif,nolink);[[Lab.11 - Example solution:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab11_sol.pdf]]

- &ref(ar8.gif,nolink);[[Chapter 12 - Single-end operational amplifier (OPA):http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/12.pdf]]
- &ref(ar8.gif,nolink);[[Chapter 12 - Single-end operational amplifier:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/12.pdf]]
-- &ref(ar8.gif,nolink);[[Lab.12 - Design and Characterization of the single-end OPA:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab12.pdf]]
--- &ref(ar8.gif,nolink);[[Lab.12 - Example solution:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab12_sol.pdf]]

- &ref(ar8.gif,nolink);[[Chapter 13 - Full-differential operational amplifier:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/13.pdf]]
-- &ref(ar8.gif,nolink);[[Lab.13 - Characterization of the full-differential OPA:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab13.pdf]]
--- &ref(ar8.gif,nolink);[[Lab.13 - Example solution:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab13_sol.pdf]]

- &ref(ar8.gif,nolink);[[Chapter 14 - Discrete time analog circuits:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/14.pdf]]
-- &ref(ar8.gif,nolink);[[Lab.14 - Characterization of the clocked comparator:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab14.pdf]]
- &ref(ar8.gif,nolink);[[Chapter 14 - Output buffers:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/14.pdf]]
-- &ref(ar8.gif,nolink);[[Lab.14 - Characterization of the output buffer:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab14.pdf]]
--- &ref(ar8.gif,nolink);[[Lab.14 - Example solution:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab14_sol.pdf]]

- &ref(ar8.gif,nolink);Chapter 15 - RF modules (LNA, Mixer and VCO)
- &ref(ar8.gif,nolink);[[Chapter 15 - Discrete time analog circuits:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/15.pdf]]
-- &ref(ar8.gif,nolink);[[Lab.15 - Characterization of the clocked comparator:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab15.pdf]]
--- &ref(ar8.gif,nolink);[[Lab.15 - Example solution:http://jaco.ec.t.kanazawa-u.ac.jp/edu/mix/pdf/lab15_sol.pdf]]

- &ref(ar8.gif,nolink);Chapter 16 - Frequency synthesizer
- &ref(ar8.gif,nolink);Chapter 16 - RF modules (LNA, Mixer and VCO)

- &ref(ar8.gif,nolink);Chapter 17 - Frequency synthesizer

トップ   新規 一覧 単語検索 最終更新   ヘルプ   最終更新のRSS